tgoop.com/cpu_design/297
Create:
Last Update:
Last Update:
RISC-V Day Tokyo 2025 Spring English
27 февраля в Токио прошла конференция, посвященная экосистеме RISC-V. Среди участников конференции такие компании, как SiFive, Tenstorrent, MIPS и многие другие.
На странице конференции можно ознакомиться с материалами докладов, прошедшего мероприятия.
Мое внимание привлек доклад компании Tenstorrent.
Tenstorrent представила roadmap высокопроизводительных процессоров и поделилась планами на 2027 год. В презентации раскрыты детали Out-of-Order (OoO) ядра Callandor: 16-wide декодер и Reorder Buffer на 1000 (!!!) инструкций.
Ключевые характеристики:
• 35 SPEC2K6INT/GHz
• 3.5 SPEC2K17INT/GHz
• 6 wide LD/ST with large load/store queues
• 8 ALU/4 BR
• 4 256-bit vector units
• 4 FPU units
• Matrix engine
Больше деталей смотрите в презентации Tenstorrent — найти её можно по ссылке в начале поста и в комментариях. Однако не стоит забывать: это пока лишь первичная информация, представленная на слайдах. Окончательные показатели можно и нужно будет оценивать только при тестировании реального железа. Тем не менее, планы и амбиции компании впечатляют.
p.s. А на фото поста — обложка книги на японском языке по работе с языком конструирования аппаратуры Chisel.
BY Записки CPU designer'a

Share with your friend now:
tgoop.com/cpu_design/297
